応用情報技術者試験(AP) 平成23年秋期試験 問25
応用情報技術者試験(AP) 平成23年秋期試験一覧
HOME
|
年度別に解く
|
分野から選んで解く
|
参考書
|
受験について
|
その他の情報処理試験
|
リンク集
|
応用情報技術者試験(AP) 平成23年秋期試験 問25
マイクロプロセッサの省電力対策に関する記述のうち、適切なものはどれか。
ア CMOSよりもバイポーラ素子を使用した方が、消費電力を少なくできる。
イ CMOSを使用したプロセッサでは、動作周波数を低くすることによって、
論理反転時の電流が減少し、消費電力を少なくできる。
ウ クロックゲーティング方式を使用すると、スタンバイ時に
プロセッサに対する電圧供給を停止できるので、消費電力を少なくできる。
エ 動作電圧を高くすることによって、
内部の演算処理が高速になり、消費電力を少なくできる。
答え イ
【解説】
ア CMOSは論理が反転する際しか電流が流れませんが、バイポーラ素子は常に電流が流れ続けているので、CMOSを用いたほうが消費電力の少ない論理回路が実現できます。
イ 正しい。動作周波数を低くするとそれに比例して流れる電流が減るので、消費電力を少なくすることができます。
ウ クロックゲーティング方式は、演算に関与しない不要ブロックへのクロックの供給を止まることで電力消費を抑える手法です。スタンバイ時でも完全に電圧供給を停止できるわけではなく、プロセッサに一定のクロックを送り続けなければなりません。
エ 動作電圧を高くするとそれに伴い消費電力も増加します。
※CMOS…シーモス、Complementary Metal Oxide Semiconductor; 相補型金属酸化膜半導体
Copyright (C)
応用情報技術者試験(AP)~午前過去問題解説ガイド
. All Rights Reserved.